10. Buatlah rangkaian seperti gambar percobaan 1 dengan menggunakan D flip flop dan output seven segment common katoda dan LED dalam satu rangkaian
2. Gambar Rangkaian Simulasi [back]
3.Video Simulasi [back]
4.Prinsip Kerja[back]
D Flip Flop
Prinsip kerja dari rangkaian Data flip-flop dengan clock diatas adalahsebagai berikut.
Apabila input clock berlogika 1 “High” maka input pada jalur data akan di teruskan ke rangkaian RS flip flop, dimana pada saat input jalur Data 1 “High” maka kondisi tersebut adalah Set Q menjadi 1 “High” dan pada saat jalur Data diberikan input 0 “Low” maka kondisi yang terjadi adala Reset Q menjadi 0 “Low”.
Kemudian Pada saat input Clock berlogika rendah maka data output pada jalur Q akan ditahan (memori 1 bit) walaupun logika pada jalur input Data berubah. Kondisi inilah yang disebut sebagai dasar dari memor 1 bit.
Prinsip Kerja Seven Segment
D Flip Flop
Prinsip kerja dari rangkaian Data flip-flop dengan clock diatas adalahsebagai berikut.
Apabila input clock berlogika 1 “High” maka input pada jalur data akan di teruskan ke rangkaian RS flip flop, dimana pada saat input jalur Data 1 “High” maka kondisi tersebut adalah Set Q menjadi 1 “High” dan pada saat jalur Data diberikan input 0 “Low” maka kondisi yang terjadi adala Reset Q menjadi 0 “Low”.
Kemudian Pada saat input Clock berlogika rendah maka data output pada jalur Q akan ditahan (memori 1 bit) walaupun logika pada jalur input Data berubah. Kondisi inilah yang disebut sebagai dasar dari memor 1 bit.
Prinsip Kerja Seven Segment
5. File Download [back]
Download HTML di sini
Datasheet 74LS161 Link
Datasheet 74LS160 Link
Datasheet 74LS90 Link
Datasheet 7493 Link
Datasheet Seven Segment Link
Datasheet JK Flip Flop Link
Datasheet NAND gate Link
Datasheet NOR gate Link
Datasheet XOR gate Link
Datasheet XNOR gate Link
Dataheet AND gate Link
Datasheet OR gate Link
Tidak ada komentar:
Posting Komentar